วันศุกร์ที่ 14 พฤษภาคม พ.ศ. 2553

Dead time distortion

สำรับ pwm ที่ความถี่สูง อัตราระหว่าง dead time กับเวลาที่ pwm อยู่ในสภาวะ active อาจมีค่าสูง ในกรณีที่มากเกินไปถ้า duty cycle น้อยกว่าหรือเท่ากับ programmed duty cycle จะไม่มีการสร้างสัญญาณ pwm กรณีนี้ dead time ที่แทรกอยู่จึงจะเริ่มรบกวนสัญญาณจาก pwm module ผู้ใช้งานมั่นใจได้ว่า dead time distortion จะมีผลน้อยมากถ้ารักษาระดับ pwm duty cycle ไว้อย่างน้อย 3 เท่าของ dead time และยังสามารถแก้ไข dead time distortion ได้หลายทาง เช่น ใช้ closed loop current control
ผลกระทบแบบเดียวกันนี้เกิดเมื่อ duty cycle เข้าใกล้ 100% ดังนั้นค่า duty cycle สูงสุดของ pwm sinal ควรมีช่วงสภาวะ inactive ที่น้อยที่สุดเป็นอย่างน้อย 3 เท่าของ dead time

ไม่มีความคิดเห็น:

แสดงความคิดเห็น